DDR測試
DDR總線上需要測試的參數(shù)高達上百個,而且還需要根據(jù)信號斜率進行復(fù)雜的查表修正。為了提高DDR信號質(zhì)量測試的效率,比較好使用的測試軟件進行測試。使用自動測試軟件的優(yōu)點是:自動化的設(shè)置向?qū)П苊膺B接和設(shè)置錯誤;優(yōu)化的算法可以減少測試時間;可以測試JEDEC規(guī)定的速率,也可以測試用戶自定義的數(shù)據(jù)速率;自動讀/寫分離技術(shù)簡化了測試操作;能夠多次測量并給出一個統(tǒng)計的結(jié)果;能夠根據(jù)信號斜率自動計算建立/保持時間的修正值。由于DDR5工作時鐘比較高到3.2GHz,系統(tǒng)裕量很小,因此信號的隨機和確定性抖動對于數(shù)據(jù)的正確傳輸至關(guān)重要,需要考慮熱噪聲引入的RJ、電源噪聲引入的PJ、傳輸通道損耗帶來的DJ等影響。DDR5的測試項目比DDR4也更加復(fù)雜。比如其新增了nUI抖動測試項目,并且需要像很多高速串行總線一樣對抖動進行分解并評估RJ、DJ等不同分量的影響。另外,由于高速的DDR5芯片內(nèi)部都有均衡器芯片,因此實際進行信號波形測試時也需要考慮模擬均衡器對信號的影響。展示了典型的DDR5和LPDDR5測試軟件的使用界面和一部分測試結(jié)果。 主流DDR內(nèi)存標準的比較;HDMI測試DDR測試規(guī)格尺寸
DDR測試
DDR5的接收端容限測試
前面我們在介紹USB3.0、PCIe等高速串行總線的測試時提到過很多高速的串行總線由于接收端放置有均衡器,因此需要進行接收容限的測試以驗證接收均衡器和CDR在惡劣信號下的表現(xiàn)。對于DDR來說,DDR4及之前的總線接收端還相對比較簡單,只是做一些匹配、時延、閾值的調(diào)整。但到了DDR5時代(圖5.19),由于信號速率更高,因此接收端也開始采用很多高速串行總線中使用的可變增益調(diào)整以及均衡器技術(shù),這也使得DDR5測試中必須關(guān)注接收均衡器的影響,這是之前的DDR測試中不曾涉及的。 HDMI測試DDR測試價目表DDR總線利用率和讀寫吞吐率的統(tǒng)計;
4)將Vref的去耦電容靠近Vref管腳擺放;Vtt的去耦電容擺放在遠的一個SDRAM外端;VDD的去耦電容需要靠近器件擺放。小電容值的去耦電容需要更靠近器件擺放。正確的去耦設(shè)計中,并不是所有的去耦電容都是靠近器件擺放的。所有的去耦電容的管腳都需要扇出后走線,這樣可以減少阻抗,通常,兩端段的扇出走線會垂直于電容布線。5)當切換平面層時,盡量做到長度匹配和加入一些地過孔,這些事先應(yīng)該在EDA工具里進行很好的仿真。通常,在時域分析來看,差分線的正負兩根線要做到延時匹配,保證其誤差在+/-2ps,而其它的信號要做到+/-10ps。
如何測試DDR?
DDR測試有具有不同要求的兩個方面:芯片級測試DDR芯片測試既在初期晶片階段也在封裝階段進行。采用的測試儀通常是內(nèi)存自動測試設(shè)備,其價值一般在數(shù)百萬美元以上。測試儀的部分是一臺可編程的高分辨信號發(fā)生器。測試工程師通過編程來模擬實際工作環(huán)境;另外,他也可以對計時脈沖邊沿前后進行微調(diào)來尋找平衡點。自動測試儀(ATE)系統(tǒng)也存在缺陷。它產(chǎn)生的任意波形數(shù)量受制于其本身的后備映象隨機內(nèi)存和算法生成程序。由于映象隨機內(nèi)存深度的局限性,使波形只能在自己的循環(huán)內(nèi)重復(fù)。因為DDR帶寬和速度是普通SDR的二倍,所以波形變化也應(yīng)是其二倍。因此,測試儀的映象隨機內(nèi)存容量會很快被消耗殆盡。為此,要保證一定的測試分辨率,就必須增大測試儀的內(nèi)存。建立測試頭也是一個棘手的問題。因為DDR內(nèi)存的數(shù)據(jù)讀取窗口有1—2ns,所以管腳驅(qū)動器的上升和下降時間非常關(guān)鍵。為保證在數(shù)據(jù)眼中心進行信號轉(zhuǎn)換,需要較好的管腳驅(qū)動器轉(zhuǎn)向速度。在頻率為266MHz時,開始出現(xiàn)傳輸線反射。設(shè)計工程師發(fā)現(xiàn)在設(shè)計測試平臺時必須遵循直線律。為保證信號的統(tǒng)一性,必須對測試頭布局進行傳輸線模擬。管腳驅(qū)動器強度必須能比較大限度降低高頻信號反射。 DDR的規(guī)范要求進行需求;
7.時序?qū)τ跁r序的計算和分析在一些相關(guān)文獻里有詳細的介紹,下面列出需要設(shè)置和分析的8個方面:1)寫建立分析:DQvs.DQS2)寫保持分析:DQvs.DQS3)讀建立分析:DQvs.DQS4)讀保持分析:DQvs.DQS5)寫建立分析:DQSvs.CLK6)寫保持分析:DQSvs.CLK7)寫建立分析:ADDR/CMD/CNTRLvs.CLK8)寫保持分析:ADDR/CMD/CNTRLvs.CLK
一個針對寫建立(WriteSetup)分析的例子。表中的一些數(shù)據(jù)需要從控制器和存儲器廠家獲取,段”Interconnect”的數(shù)據(jù)是取之于SI仿真工具。對于DDR2上面所有的8項都是需要分析的,而對于DDR3,5項和6項不需要考慮。在PCB設(shè)計時,長度方面的容差必須要保證totalmargin是正的。 DDR有那些測試解決方案;數(shù)字信號DDR測試哪里買
DDR信號的眼圖模板要求那些定義;HDMI測試DDR測試規(guī)格尺寸
對于DDR2和DDR3,時鐘信號是以差分的形式傳輸?shù)?,而在DDR2里,DQS信號是以單端或差分方式通訊取決于其工作的速率,當以高度速率工作時則采用差分的方式。顯然,在同樣的長度下,差分線的切換時延是小于單端線的。根據(jù)時序仿真的結(jié)果,時鐘信號和DQS也許需要比相應(yīng)的ADDR/CMD/CNTRL和DATA線長一點。另外,必須確保時鐘線和DQS布在其相關(guān)的ADDR/CMD/CNTRL和DQ線的當中。由于DQ和DM在很高的速度下傳輸,所以,需要在每一個字節(jié)里,它們要有嚴格的長度匹配,而且不能有過孔。差分信號對阻抗不連續(xù)的敏感度比較低,所以換層走線是沒多大問題的,在布線時優(yōu)先考慮布時鐘線和DQS。HDMI測試DDR測試規(guī)格尺寸
深圳市力恩科技有限公司成立于2014-04-03,是一家專注于實驗室配套,誤碼儀,協(xié)議分析儀,矢量網(wǎng)絡(luò)分析儀的****,公司位于西麗街道曙光社區(qū)中山園路1001號TCL科學園區(qū)F2棟A401。公司經(jīng)常與行業(yè)內(nèi)技術(shù)**交流學習,研發(fā)出更好的產(chǎn)品給用戶使用。公司業(yè)務(wù)不斷豐富,主要經(jīng)營的業(yè)務(wù)包括:{主營產(chǎn)品或行業(yè)}等多系列產(chǎn)品和服務(wù)??梢愿鶕?jù)客戶需求開發(fā)出多種不同功能的產(chǎn)品,深受客戶的好評。公司與行業(yè)上下游之間建立了長久親密的合作關(guān)系,確保實驗室配套,誤碼儀,協(xié)議分析儀,矢量網(wǎng)絡(luò)分析儀在技術(shù)上與行業(yè)內(nèi)保持同步。產(chǎn)品質(zhì)量按照行業(yè)標準進行研發(fā)生產(chǎn),絕不因價格而放棄質(zhì)量和聲譽。深圳市力恩科技有限公司以誠信為原則,以安全、便利為基礎(chǔ),以優(yōu)惠價格為實驗室配套,誤碼儀,協(xié)議分析儀,矢量網(wǎng)絡(luò)分析儀的客戶提供貼心服務(wù),努力贏得客戶的認可和支持,歡迎新老客戶來我們公司參觀。