8.PCBLayout在實際的PCB設(shè)計時,考慮到SI的要求,往往有很多的折中方案。通常,需要優(yōu)先考慮對于那些對信號的完整性要求比較高的。畫PCB時,當(dāng)考慮以下的一些相關(guān)因素,那么對于設(shè)計PCB來說可靠性就會更高。1)首先,要在相關(guān)的EDA工具里設(shè)置好拓?fù)浣Y(jié)構(gòu)和相關(guān)約束。2)將BGA引腳突圍,將ADDR/CMD/CNTRL引腳布置在DQ/DQS/DM字節(jié)組的中間,由于所有這些分組操作,為了盡可能少的信號交叉,一些的管腳也許會被交換到其它區(qū)域布線。3)由串?dāng)_仿真的結(jié)果可知,盡量減少短線(stubs)長度。通常,短線(stubs)是可以被削減的,但不是所有的管腳都做得到的。在BGA焊盤和存儲器焊盤之間也許只需要兩段的走線就可以實現(xiàn)了,但是此走線必須要很細(xì),那么就提高了PCB的制作成本,而且,不是所有的走線都只需要兩段的,除非使用微小的過孔和盤中孔的技術(shù)。終,考慮到信號完整性的容差和成本,可能選擇折中的方案。DDR關(guān)于信號建立保持是的定義;校準(zhǔn)DDR測試工廠直銷
DDR測試
DDR信號的要求是針對DDR顆粒的引腳上的,但是通常DDR芯片采用BGA封裝,引腳無法直接測試到。即使采用了BGA轉(zhuǎn)接板的方式,其測試到的信號與芯片引腳處的信號也仍然有一些差異。為了更好地得到芯片引腳處的信號質(zhì)量,一種常用的方法是在示波器中對PCB走線和測試夾具的影響進(jìn)行軟件的去嵌入(De-embedding)操作。去嵌入操作需要事先知道整個鏈路上各部分的S參數(shù)模型文件(通常通過仿真或者實測得到),并根據(jù)實際測試點和期望觀察到的點之間的傳輸函數(shù),來計算期望位置處的信號波形,再對這個信號做進(jìn)一步的波形參數(shù)測量和統(tǒng)計。圖5.15展示了典型的DDR4和DDR5信號質(zhì)量測試環(huán)境,以及在示波器中進(jìn)行去嵌入操作的界面。 校準(zhǔn)DDR測試工廠直銷DDR測試眼圖測試時序測試抖動測試;
DDR測試
測試軟件運行后,示波器會自動設(shè)置時基、垂直增益、觸發(fā)等參數(shù)進(jìn)行測量并匯總成一個測試報告,測試報告中列出了測試的項目、是否通過、spec的要求、實測值、margin等。圖5.17是自動測試軟件進(jìn)行DDR4眼圖睜開度測量的一個例子。信號質(zhì)量的測試還可以輔助用戶進(jìn)行內(nèi)存參數(shù)的配置,比如高速的DDR芯片都提供有ODT(OnDieTermination)的功能,用戶可以通過軟件配置改變內(nèi)存芯片中的匹配電阻,并分析對信號質(zhì)量的影響。除了一致性測試以外,DDR測試軟件還可以支持調(diào)試功能。比如在某個關(guān)鍵參數(shù)測試失敗后,可以針對這個參數(shù)進(jìn)行Debug。此時,測試軟件會捕獲、存儲一段時間的波形并進(jìn)行參數(shù)統(tǒng)計,根據(jù)統(tǒng)計結(jié)果可以查找到參數(shù)違規(guī)時對應(yīng)的波形位置,
DDR測試
DDR5的接收端容限測試
前面我們在介紹USB3.0、PCIe等高速串行總線的測試時提到過很多高速的串行總線由于接收端放置有均衡器,因此需要進(jìn)行接收容限的測試以驗證接收均衡器和CDR在惡劣信號下的表現(xiàn)。對于DDR來說,DDR4及之前的總線接收端還相對比較簡單,只是做一些匹配、時延、閾值的調(diào)整。但到了DDR5時代(圖5.19),由于信號速率更高,因此接收端也開始采用很多高速串行總線中使用的可變增益調(diào)整以及均衡器技術(shù),這也使得DDR5測試中必須關(guān)注接收均衡器的影響,這是之前的DDR測試中不曾涉及的。 DDR3信號質(zhì)量自動測試軟件報告;
trombone線的時延是受到其并行走線之間的耦合而影響,一種在不需要提高其間距的情況下,并且能降低耦合的程度的方法是采用sawtooth線。顯然,sawtooth線比trombone線具有更好的效果。但是,依來看它需要更多的空間。由于各種可能造成時延不同的原因,所以,在實際的設(shè)計時,要借助于CAD工具進(jìn)行嚴(yán)格的計算,從而控制走線的時延匹配??紤]到在圖2中6層板上的過孔的因素,當(dāng)一個地過孔靠近信號過孔放置時,則在時延方面的影響是必須要考慮的。先舉個例子,在TOP層的微帶線長度是150mils,BOTTOM層的微帶線也是150mils,線寬都為4mils,且過孔的參數(shù)為:barreldiameter=”8mils”,paddiameter=”18mils”,anti-paddiameter=”26mils”。DDR壓力測試的內(nèi)容有那些;上海DDR測試故障
DDR在信號測試中解決的問題有那些;校準(zhǔn)DDR測試工廠直銷
DDR測試
DDR的信號仿真驗證由于DDR芯片都是采用BGA封裝,密度很高,且分叉、反射非常嚴(yán)重,因此前期的仿真是非常必要的。是借助仿真軟件中專門針對DDR的仿真模型庫仿真出的通道損耗以及信號波形。仿真出信號波形以后,許多用戶需要快速驗證仿真出來的波形是否符合DDR相關(guān)規(guī)范要求。這時,可以把軟件仿真出的DDR的時域波形導(dǎo)入到示波器中的DDR測試軟件中,并生成相應(yīng)的一致性測試報告,這樣可以保證仿真和測試分析方法的一致,并且便于在仿真階段就發(fā)現(xiàn)可能的信號違規(guī)。 校準(zhǔn)DDR測試工廠直銷
深圳市力恩科技有限公司是國內(nèi)一家多年來專注從事實驗室配套,誤碼儀,協(xié)議分析儀,矢量網(wǎng)絡(luò)分析儀的老牌企業(yè)。公司位于西麗街道曙光社區(qū)中山園路1001號TCL科學(xué)園區(qū)F2棟A401,成立于2014-04-03。公司的產(chǎn)品營銷網(wǎng)絡(luò)遍布國內(nèi)各大市場。公司主要經(jīng)營實驗室配套,誤碼儀,協(xié)議分析儀,矢量網(wǎng)絡(luò)分析儀等產(chǎn)品,我們依托高素質(zhì)的技術(shù)人員和銷售隊伍,本著誠信經(jīng)營、理解客戶需求為經(jīng)營原則,公司通過良好的信譽和周到的售前、售后服務(wù),贏得用戶的信賴和支持。公司與行業(yè)上下游之間建立了長久親密的合作關(guān)系,確保實驗室配套,誤碼儀,協(xié)議分析儀,矢量網(wǎng)絡(luò)分析儀在技術(shù)上與行業(yè)內(nèi)保持同步。產(chǎn)品質(zhì)量按照行業(yè)標(biāo)準(zhǔn)進(jìn)行研發(fā)生產(chǎn),絕不因價格而放棄質(zhì)量和聲譽。在市場競爭日趨激烈的現(xiàn)在,我們承諾保證實驗室配套,誤碼儀,協(xié)議分析儀,矢量網(wǎng)絡(luò)分析儀質(zhì)量和服務(wù),再創(chuàng)佳績是我們一直的追求,我們真誠的為客戶提供真誠的服務(wù),歡迎各位新老客戶來我公司參觀指導(dǎo)。