大部分的DRAM都是在一個(gè)同步時(shí)鐘的控制下進(jìn)行數(shù)據(jù)讀寫,即SDRAM(Synchronous Dynamic Random -Access Memory) 。SDRAM根據(jù)時(shí)鐘采樣方式的不同,又分為SDR SDRAM(Single Data Rate SDRAM)和DDR SDRAM(Double Data Rate SDRAM) 。SDR SDRAM只在時(shí)鐘的上升或者下降沿進(jìn)行數(shù)據(jù)采樣,而DDR SDRAM在時(shí)鐘的上升和下降 沿都會(huì)進(jìn)行數(shù)據(jù)采樣。采用DDR方式的好處是時(shí)鐘和數(shù)據(jù)信號(hào)的跳變速率是一樣的,因 此晶體管的工作速度以及PCB的損耗對(duì)于時(shí)鐘和數(shù)據(jù)信號(hào)是一樣的。用于 DDR、DDR2、DDR3、DDR4 調(diào)試和驗(yàn)證的總線解碼器。河南DDR一致性測(cè)試
每個(gè)DDR芯片獨(dú)享DOS,DM信號(hào);四片DDR芯片共享RAS#,CAS#,CS#,WE#控制信號(hào)。
DDR工作頻率為133MHz。
DDR 控制器選用Xilinx公司的 FPGA,型號(hào)為XC2VP30 6FF1152C
得到這個(gè)設(shè)計(jì)需求之后,我們首先要進(jìn)行器件選型,然后根據(jù)所選的器件,準(zhǔn)備相關(guān)的設(shè)計(jì)資料。一般來講,對(duì)于經(jīng)過選型的器件,為了使用這個(gè)器件進(jìn)行相關(guān)設(shè)計(jì),需要有如下資料。
器件數(shù)據(jù)手冊(cè)Datasheet:這個(gè)是必須要有的。如果沒有器件手冊(cè),是沒有辦法進(jìn)行設(shè)計(jì)的(一般經(jīng)過選型的器件,設(shè)計(jì)工程師一定會(huì)有數(shù)據(jù)手冊(cè))。 吉林解決方案DDR一致性測(cè)試尋找能夠滿足您的 DDR 和存儲(chǔ)器需求的特定解決方案。
DDR 規(guī)范的 DC 和 AC 特性
對(duì)于任何一種接口規(guī)范的設(shè)計(jì),首先要搞清楚系統(tǒng)中傳輸?shù)氖鞘裁礃拥男盘?hào),也就是驅(qū)動(dòng)器能發(fā)出什么樣的信號(hào),接收器能接受和判別什么樣的信號(hào),用術(shù)語講,就是信號(hào)的DC和AC特性要求。
在DDR規(guī)范文件JEDEC79R的第51頁(yè)[TABLE6:ELECTRICALCHARACTERISTICSANDDCOPERATINGCONDITIONS]中對(duì)DDR的DC有明確要求:VCC=+2.5V+0.2V,Vref=+1.25V±0.05V,VTT=Vref±0.04V.
在我們的實(shí)際設(shè)計(jì)中,除了要精確設(shè)計(jì)供電電源模塊之外,還需要對(duì)整個(gè)電源系統(tǒng)進(jìn)行PI仿真,而這是高速系統(tǒng)設(shè)計(jì)中另一個(gè)需要考慮的問題,在這里我們先不討論它,暫時(shí)認(rèn)為系統(tǒng)能夠提供穩(wěn)定的供電電源。
除DC特性外,我們還應(yīng)該注意規(guī)范中提到的AC特性,所謂AC特性,就是信號(hào)在高速利轉(zhuǎn)狀態(tài)下所表現(xiàn)出的動(dòng)態(tài)變化特性。DDR規(guī)范中第60頁(yè),對(duì)外于云態(tài)變化的地址信號(hào)、控制信號(hào)及數(shù)據(jù)信號(hào)分別給出了交流特性的要求。為方便讀者,現(xiàn)把規(guī)范中對(duì)干信號(hào)交流特性的要求復(fù)制到這里,作為高速系統(tǒng)設(shè)計(jì)的一部分,要確保在我們的系統(tǒng)中,所有處于高速工作狀態(tài)下的DDR信號(hào)要符合這個(gè)AC特性規(guī)范。
軟件運(yùn)行后,示波器會(huì)自動(dòng)設(shè)置時(shí)基、垂直增益、觸發(fā)等參數(shù)并進(jìn)行測(cè)量,測(cè)量結(jié)果會(huì) 匯總成一個(gè)html格式的測(cè)試報(bào)告,報(bào)告中列出了測(cè)試的項(xiàng)目、是否通過、spec的要求、實(shí)測(cè) 值、margin等。
使用自動(dòng)測(cè)試軟件的優(yōu)點(diǎn)如下所述:
?自動(dòng)化的設(shè)置向?qū)П苊膺B接和設(shè)置錯(cuò)誤;
?快速的測(cè)量和優(yōu)化的算法減少測(cè)試時(shí)間;
?可以測(cè)試JEDEC規(guī)定的速率也可以測(cè)試用戶自定義的數(shù)據(jù)速率;
?獨(dú)有的自動(dòng)讀寫分離技術(shù)簡(jiǎn)化了測(cè)試操作;
?能夠多次測(cè)量并給出一個(gè)統(tǒng)計(jì)的結(jié)果;
?能夠根據(jù)信號(hào)斜率自動(dòng)計(jì)算建立/保持時(shí)間的修正值。 DDR眼圖讀寫分離的傳統(tǒng)方法。
需要注意的是,由于DDR的總線上存在內(nèi)存控制器和內(nèi)存顆粒兩種主要芯片,所以 DDR的信號(hào)質(zhì)量測(cè)試?yán)碚撋弦矐?yīng)該同時(shí)涉及這兩類芯片的測(cè)試。但是由于JEDEC只規(guī)定 了對(duì)于內(nèi)存顆粒這一側(cè)的信號(hào)質(zhì)量的要求,因此DDR的自動(dòng)測(cè)試軟件也只對(duì)這一側(cè)的信 號(hào)質(zhì)量進(jìn)行測(cè)試。對(duì)于內(nèi)存控制器一側(cè)的信號(hào)質(zhì)量來說,不同控制器芯片廠商有不同的要 求,目前沒有統(tǒng)一的規(guī)范,因此其信號(hào)質(zhì)量的測(cè)試還只能使用手動(dòng)的方法。這時(shí)用戶可以在 內(nèi)存控制器一側(cè)選擇測(cè)試點(diǎn),并借助合適的信號(hào)讀/寫分離手段來進(jìn)行手動(dòng)測(cè)試。DDR5 一致性測(cè)試應(yīng)用軟件。設(shè)備DDR一致性測(cè)試維修價(jià)格
DDR原理及物理層一致性測(cè)試;河南DDR一致性測(cè)試
DDR時(shí)鐘總線的一致性測(cè)試
DDR總線參考時(shí)鐘或時(shí)鐘總線的測(cè)試變得越來越復(fù)雜,主要測(cè)試內(nèi)容可以分為兩方面:波形參數(shù)和抖動(dòng)。波形參數(shù)主要包括:Overshoot(過沖);Undershoot(下沖);SlewRate(斜率);RiseTime(上升時(shí)間)和FallTime(下降時(shí)間);高低時(shí)間;DutyCycle(占空比失真)等,測(cè)試較簡(jiǎn)單,在此不再贅述。抖動(dòng)測(cè)試則越來越復(fù)雜,以前一般只是測(cè)試Cycle-CycleJitter(周期到周期抖動(dòng)),但是當(dāng)速率超過533MT/S的DDR2&3時(shí),測(cè)試內(nèi)容相當(dāng)多,不可忽略。表7-15是DDR2667的規(guī)范參數(shù)。對(duì)這些抖動(dòng)參數(shù)的測(cè)試需要用軟件實(shí)現(xiàn),比如Agilent的N5413ADDR2時(shí)鐘表征工具。測(cè)試建議用系統(tǒng)帶寬4GHz以上的差分探頭和示波器,測(cè)試點(diǎn)在DIMM上靠近DRAM芯片的位置,被測(cè)系統(tǒng)建議運(yùn)行MemoryTest類的總線加壓軟件。 河南DDR一致性測(cè)試
深圳市力恩科技有限公司是我國(guó)實(shí)驗(yàn)室配套,誤碼儀/示波器,矢量網(wǎng)絡(luò)分析儀,協(xié)議分析儀專業(yè)化較早的有限責(zé)任公司之一,公司始建于2014-04-03,在全國(guó)各個(gè)地區(qū)建立了良好的商貿(mào)渠道和技術(shù)協(xié)作關(guān)系。公司主要提供一般經(jīng)營(yíng)項(xiàng)目是:儀器儀表的研發(fā)、租賃、銷售、上門維修;物聯(lián)網(wǎng)產(chǎn)品的研發(fā)及銷售;無源射頻產(chǎn)品的研發(fā)及銷售;電子產(chǎn)品及電子元器件的銷售;儀器儀表、物聯(lián)網(wǎng)、無源射頻產(chǎn)品的相關(guān)技術(shù)咨詢;軟件的研發(fā)以及銷售,軟件技術(shù)咨詢服務(wù)等。等領(lǐng)域內(nèi)的業(yè)務(wù),產(chǎn)品滿意,服務(wù)可高,能夠滿足多方位人群或公司的需要。將憑借高精尖的系列產(chǎn)品與解決方案,加速推進(jìn)全國(guó)儀器儀表產(chǎn)品競(jìng)爭(zhēng)力的發(fā)展。