久久成人国产精品二三区,亚洲综合在线一区,国产成人久久一区二区三区,福利国产在线,福利电影一区,青青在线视频,日本韩国一级

重慶DDR3測試HDMI測試

來源: 發(fā)布時間:2023-11-05

DDR 規(guī)范的時序要求

在明確了規(guī)范中的 DC 和 AC 特性要求之后,下一步,我們還應(yīng)該了解規(guī)范中對于信號的時序要求。這是我們所設(shè)計的 DDR 系統(tǒng)能夠正常工作的基本條件。

在規(guī)范文件中,有很多時序圖,筆者大致計算了一下,有 40 個左右。作為高速電路設(shè)計的工程師,我們不可能也沒有時間去做全部的仿真波形來和規(guī)范的要求一一對比驗證,那么哪些時序圖才是我們關(guān)注的重點?事實上,在所有的這些時序圖中,作為 SI 工程師,我們需要關(guān)注的只有兩個,那就是規(guī)范文件的第 69 頁,關(guān)于數(shù)據(jù)讀出和寫入兩個基本的時序圖(注意,這里的讀出和寫入是從 DDR 控制器,也即 FPGA 的角度來講的)。為方便讀者閱讀,筆者把這兩個時序圖拼在了一起,而其他的時序圖的實現(xiàn)都是以這兩個圖為基礎(chǔ)的。在板級系統(tǒng)設(shè)計中,只要滿足了這兩個時序圖的質(zhì)量,其他的時序關(guān)系要求都是對這兩個時序圖邏輯功能的擴(kuò)展,應(yīng)該是 DDR 控制器的邏輯設(shè)計人員所需要考慮的事情。 DDR3一致性測試的目標(biāo)是什么?重慶DDR3測試HDMI測試

重慶DDR3測試HDMI測試,DDR3測試

DDR4: DDR4釆用POD12接口,I/O 口工作電壓為1.2V;時鐘信號頻率為800?1600MHz; 數(shù)據(jù)信號速率為1600?3200Mbps;數(shù)據(jù)命令和控制信號速率為800?1600Mbps。DDR4的時 鐘、地址、命令和控制信號使用Fly-by拓?fù)渥呔€;數(shù)據(jù)和選通信號依舊使用點對點或樹形拓 撲,并支持動態(tài)ODT功能;也支持Write Leveling功能。

綜上所述,DDR1和DDR2的數(shù)據(jù)和地址等信號都釆用對稱的樹形拓?fù)?;DDR3和DDR4的數(shù)據(jù)信號也延用點對點或樹形拓?fù)?。升級到DDR2后,為了改進(jìn)信號質(zhì)量,在芯片內(nèi)為所有數(shù)據(jù)和選通信號設(shè)計了片上終端電阻ODT(OnDieTermination),并為優(yōu)化時序提供了差分的選通信號。DDR3速率更快,時序裕量更小,選通信號只釆用差分信號。 測量DDR3測試測試流程DDR3一致性測試是否可以修復(fù)一致性問題?

重慶DDR3測試HDMI測試,DDR3測試

在接下來的Setup NG Wizard窗口中選擇要參與仿真的信號網(wǎng)絡(luò),為這些信號網(wǎng)絡(luò)分組并定義單個或者多個網(wǎng)絡(luò)組。選擇網(wǎng)絡(luò)DDR1_DMO.3、DDR1_DQO.31、DDR1_DQSO.3、 DDRl_NDQS0-3,并用鼠標(biāo)右鍵單擊Assign interface菜單項,定義接口名稱為Data,

設(shè)置完成后,岀現(xiàn)Setup NG wizard: NG pre-view page窗口,顯示網(wǎng)絡(luò)組的信息,如圖 1-137所示。單擊Finish按鈕,網(wǎng)絡(luò)組設(shè)置完成。

單擊設(shè)置走線檢查參數(shù)(Setup Trace Check Parameters),在彈出的窗口中做以下設(shè) 置:勾選阻抗和耦合系數(shù)檢查兩個選項;設(shè)置走線耦合百分比為1%,上升時間為lOOps;選 擇對網(wǎng)絡(luò)組做走線檢查(Check by NetGroup);設(shè)置交互高亮顯示顏色為白色。

單擊Impedance Plot (expanded),展開顯示所有網(wǎng)絡(luò)走線的阻抗彩圖。雙擊彩圖 上的任何線段,對應(yīng)的走線會以之前定義的顏色在Layout窗口中高亮顯示。

單擊Impedance Table,可以詳細(xì)查看各個網(wǎng)絡(luò)每根走線詳細(xì)的阻抗相關(guān)信息,內(nèi) 容包括走線名稱、走線長度百分比、走線阻抗、走線長度、走線距離發(fā)送端器件的距離、走 線延時,

單擊Impedance Overlay in Layout,可以直接在Layout視圖中查看走線的阻抗。在 Layer Selection窗口中單擊層名稱,可以切換到不同層查看走線阻抗視圖。 是否可以在已通過一致性測試的DDR3內(nèi)存模塊之間混搭?

重慶DDR3測試HDMI測試,DDR3測試

每個 DDR 芯片獨享 DQS,DM 信號;四片 DDR 芯片共享 RAS#,CAS#,CS#,WE#控制信號?!DR 工作頻率為 133MHz。·DDR 控制器選用 Xilinx 公司的 FPGA,型號為 XC2VP30_6FF1152C。得到這個設(shè)計需求之后,我們首先要進(jìn)行器件選型,然后根據(jù)所選的器件,準(zhǔn)備相關(guān)的設(shè)計資料。一般來講,對于經(jīng)過選型的器件,為了使用這個器件進(jìn)行相關(guān)設(shè)計,需要有如下資料。

· 器件數(shù)據(jù)手冊 Datasheet:這個是必須要有的。如果沒有器件手冊,是沒有辦法進(jìn)行設(shè)計的(一般經(jīng)過選型的器件,設(shè)計工程師一定會有數(shù)據(jù)手冊)。 是否可以使用多個軟件工具來執(zhí)行DDR3內(nèi)存的一致性測試?重慶DDR3測試HDMI測試

何時需要將DDR3內(nèi)存模塊更換為新的?重慶DDR3測試HDMI測試

至此,DDR3控制器端各信號間的總線關(guān)系創(chuàng)建完畢。單擊OK按鈕,在彈出的提示窗 口中選擇Copy,這會將以上總線設(shè)置信息作為SystemSI能識別的注釋,連同原始IBIS文件 保存為一個新的IBIS文件。如果不希望生成新的IBIS文件,則也可以選擇Updateo

設(shè)置合適的 OnDie Parasitics 和 Package Parasiticso 在本例中。nDie Parasitics 選擇 None, Package Parasitics使用Pin RLC封裝模型。單擊OK按鈕保存并退出控制器端的設(shè)置。

On-Die Parasitics在仿真非理想電源地時影響很大,特別是On-Die Capacitor,需要根據(jù) 實際情況正確設(shè)定。因為實際的IBIS模型和模板自帶的IBIS模型管腳不同,所以退出控制器 設(shè)置窗口后,Controller和PCB模塊間的連接線會顯示紅叉,表明這兩個模塊間連接有問題, 暫時不管,等所有模型設(shè)置完成后再重新連接。 重慶DDR3測試HDMI測試