這種并/串轉(zhuǎn)換方法由于不涉及信號的編解碼,結(jié)構(gòu)簡單,效率較高,但是需要收發(fā)端進(jìn)行精確的時(shí)鐘同步以控制信號的復(fù)用和解復(fù)用操作,因此需要專門的時(shí)鐘傳輸通道,而且串行信號上一旦出現(xiàn)比較大的抖動就會造成串/并轉(zhuǎn)換的錯(cuò)誤。
因此,這種簡單的并/串轉(zhuǎn)換方式一般用于比較關(guān)注傳輸效率的芯片間的短距離互連或者一些光端機(jī)信號的傳輸中。另外,由于信號沒有經(jīng)過任何編碼,信號中可能會出現(xiàn)比較長的連續(xù)的0或者連續(xù)的1,因此信號必須采用直流耦合方式,收發(fā)端一旦存在比較大的共模或地噪聲,會嚴(yán)重影響信號質(zhì)量,因此這種并/串轉(zhuǎn)換方式用于電信號傳輸時(shí)或者傳輸速率不太高(通常<1Gbps),或者傳輸距離不太遠(yuǎn)(通常<50cm)的場合。 數(shù)字信號的抖動(Jitter);中國澳門數(shù)字信號測試
我們經(jīng)常使用到的總線根據(jù)數(shù)據(jù)傳輸方式的不同,可以分為并行總線和串行總線。
并行總線是數(shù)字電路中早也是普遍采用的總線結(jié)構(gòu)。在這種總線上,數(shù)據(jù)線、地址線、控制線等都是并行傳輸,比如要傳輸8位的數(shù)據(jù)寬度,就需要8根數(shù)據(jù)信號線同時(shí)傳輸;如果要傳輸32位的數(shù)據(jù)寬度,就需要32根數(shù)據(jù)信號線同時(shí)傳輸。除了數(shù)據(jù)線以外,如果要尋址比較大的地址空間,還需要很多根地址線的組合來不同的地址空間。圖1.7是一個(gè)典型的微處理器的并行總線的工作時(shí)序,其中包含了1根時(shí)鐘線、16根數(shù)據(jù)線、16根地址線以及一些讀寫控制信號。 黑龍江數(shù)字信號測試調(diào)試數(shù)字設(shè)備是由很多電路組成來實(shí)現(xiàn)一定的功能,系統(tǒng)中的各個(gè)部分通過數(shù)字信號的傳輸來進(jìn)行信息和數(shù)據(jù)的交互。
采用串行總線以后,就單根線來說,由于上面要傳輸原來多根線傳輸?shù)臄?shù)據(jù),所以其工作速率一般要比相應(yīng)的并行總線高很多。比如以前計(jì)算機(jī)上的擴(kuò)展槽上使用的PCI總線采用并行32位的數(shù)據(jù)線,每根數(shù)據(jù)線上的數(shù)據(jù)傳輸速率是33Mbps,演變到PCle(PCI-express)的串行版本后每根線上的數(shù)據(jù)速率至少是2.5Gbps(PCIel.0代標(biāo)準(zhǔn)),現(xiàn)在PCIe的數(shù)據(jù)速率已經(jīng)達(dá)到了16Gbps(PCIe4.0代標(biāo)準(zhǔn))或32Gbps(PCIe5.0代標(biāo)準(zhǔn))。采用串行總線的另一個(gè)好處是在提高數(shù)據(jù)傳輸速率的同時(shí)節(jié)省了布線空間,芯片的功耗也降低了,所以在現(xiàn)代的電子設(shè)備中,當(dāng)需要進(jìn)行高速數(shù)據(jù)傳輸時(shí),使用串行總線的越來越多。
數(shù)據(jù)速率提高以后,對于阻抗匹配、線路損耗和抖動的要求就更高,稍不注意就很容易產(chǎn)生信號質(zhì)量的問題。圖1.10是一個(gè)典型的1Gbps的信號從發(fā)送端經(jīng)過芯片封裝、PCB、連接器、背板傳輸?shù)浇邮斩说男盘柭窂?,可以看到在發(fā)送端的接近理想的0、1跳變的數(shù)字信號到達(dá)接收端后由于高頻損耗、反射等的影響,信號波形已經(jīng)變得非常惡劣,所以串行總線的設(shè)計(jì)對于數(shù)字電路工程師來說是一個(gè)很大的挑戰(zhàn)。
數(shù)字信號的預(yù)加重(Pre-emphasis)
如前所述,很多常用的電路板材料或者電纜在高頻時(shí)都會呈現(xiàn)出高損耗的特性。目前的高速串行總線速度不斷提升,使得流行的電路板材料達(dá)到極限從而對信號有較大的損耗,這可能導(dǎo)致接收端的信號極其惡劣以至于無法正確還原和解碼信號,從而出現(xiàn)傳輸誤碼。如果我們觀察高速的數(shù)字信號經(jīng)過長的傳輸通道傳輸后到達(dá)接收端的眼圖,它可能是閉合的或者接近閉合的。因此工程師可以有兩種選擇:一種是在設(shè)計(jì)中使用較為昂貴的電路板材料;另一種是仍然沿用現(xiàn)有材料,但采用某種技術(shù)來補(bǔ)償傳輸通道的損耗影響。考慮到在高速率的情況下低損耗的電路板材料和電纜的成本過高,我們通常會優(yōu)先嘗試相應(yīng)的信號補(bǔ)償技術(shù),預(yù)加重(Pre-emphasis)和均衡就是高速數(shù)字電路中常用的兩種信號補(bǔ)償技術(shù)。
數(shù)字信號電平范圍象征的邏輯狀態(tài);
數(shù)字信號的均衡(Equalization)
前面介紹了預(yù)加重或者去加重技術(shù)對于克服傳輸通道損耗、改善高速數(shù)字信號接收端信號質(zhì)量的作用,但是當(dāng)信號速率進(jìn)一步提高或者傳輸距離更長時(shí),**在發(fā)送端已不能充分補(bǔ)償傳輸通道帶來的損耗,這時(shí)就需要在接收端同時(shí)使用均衡技術(shù)來進(jìn)一步改善信號質(zhì)量。所謂均衡,是在數(shù)字信號的接收端進(jìn)行的一種補(bǔ)償高頻損耗的技術(shù)。常見的信號均衡技術(shù)有3種:CTLE(ContinuousTimeLinearEqualization)、FFE(FeedForwardEqualization)和DFE(DecisionFeedbackEqualization).CTLE是在接收端提供一個(gè)高通濾波器,這個(gè)高通濾波器可以對信號中的主要高頻分量進(jìn)行放大,這一點(diǎn)和發(fā)送端的預(yù)加重技術(shù)帶來的效果是類似的。有些速率比較高的總線,為了適應(yīng)不同鏈路長度損耗的影響,還支持多擋不同增益的CTLE均衡器。圖1.35是PCle5.0總線在接收端使用的CTLE均衡器的頻響曲線的例子。 示波器進(jìn)行數(shù)字信號的幅度測試;江蘇數(shù)字信號測試銷售廠
幅度測量是數(shù)字信號常用的測量,也是很多其他參數(shù)側(cè)魯昂的基礎(chǔ)。中國澳門數(shù)字信號測試
反映的是一個(gè)5Gbps的信號經(jīng)過35英寸的FR-4板材傳輸后的眼圖,以及經(jīng)過CTLE均衡后對眼圖的改善。
FFE均衡的作用基本上類似于FIR(有限脈沖響應(yīng))濾波器,其方法是根據(jù)相鄰比特的電壓幅度的加權(quán)值進(jìn)行當(dāng)前比特幅度的修正,每個(gè)相鄰比特的加權(quán)系數(shù)直接和通道的沖激響應(yīng)有關(guān)。下面是一個(gè)三階FFE的數(shù)學(xué)描述:
e(t)=cor(t-(0Tp))+cir(t-(1Tp))+czr(t-(2Tp))
式中,e(t)為時(shí)間t時(shí)的電壓波形,是經(jīng)校正(或均衡)后的電壓波形;Tp為時(shí)間延遲(抽頭的時(shí)間延遲);r(t-nTp)為距離當(dāng)前時(shí)間n個(gè)抽頭延遲之前的波形,是未經(jīng)校正(或均衡)的波形;c,為校正系數(shù)(抽頭系數(shù))。 中國澳門數(shù)字信號測試