trombone線的時延是受到其并行走線之間的耦合而影響,一種在不需要提高其間距的情況下,并且能降低耦合的程度的方法是采用sawtooth線。顯然,sawtooth線比trombone線具有更好的效果。但是,依來看它需要更多的空間。由于各種可能造成時延不同的原因,所以,在實際的設(shè)計時,要借助于CAD工具進行嚴格的計算,從而控制走線的時延匹配??紤]到在圖2中6層板上的過孔的因素,當(dāng)一個地過孔靠近信號過孔放置時,則在時延方面的影響是必須要考慮的。先舉個例子,在TOP層的微帶線長度是150mils,BOTTOM層的微帶線也是150mils,線寬都為4mils,且過孔的參數(shù)為:barreldiameter=”8mils”,paddiameter=”18mils”,anti-paddiameter=”26mils”。DDR總線利用率和讀寫吞吐率的統(tǒng)計;眼圖測試DDR測試方案商
DDR測試
要注意的是,由于DDR的總線上存在內(nèi)存控制器和內(nèi)存顆粒兩種主要芯片,所以DDR的信號質(zhì)量測試理論上也應(yīng)該同時涉及這兩類芯片的測試。但是由于JEDEC只規(guī)定了對于內(nèi)存顆粒這一側(cè)的信號質(zhì)量的要求,因此DDR的自動測試軟件也只對這一側(cè)的信號質(zhì)量進行測試。對于內(nèi)存控制器一側(cè)的信號質(zhì)量來說,不同控制器芯片廠商有不同的要求,目前沒有統(tǒng)一的規(guī)范,因此其信號質(zhì)量的測試還只能使用手動的方法。這時用戶可以在內(nèi)存控制器一側(cè)選擇測試點,并借助合適的信號讀/寫分離手段來進行手動測試。 電氣性能測試DDR測試信號完整性測試DDR4信號質(zhì)量自動測試軟件報告;
2.PCB的疊層(stackup)和阻抗對于一塊受PCB層數(shù)約束的基板(如4層板)來說,其所有的信號線只能走在TOP和BOTTOM層,中間的兩層,其中一層為GND平面層,而另一層為VDD平面層,Vtt和Vref在VDD平面層布線。而當(dāng)使用6層來走線時,設(shè)計一種拓撲結(jié)構(gòu)變得更加容易,同時由于Power層和GND層的間距變小了,從而提高了電源完整性?;ヂ?lián)通道的另一參數(shù)阻抗,在DDR2的設(shè)計時必須是恒定連續(xù)的,單端走線的阻抗匹配電阻50Ohms必須被用到所有的單端信號上,且做到阻抗匹配,而對于差分信號,100Ohms的終端阻抗匹配電阻必須被用到所有的差分信號終端,比如CLOCK和DQS信號。另外,所有的匹配電阻必須上拉到VTT,且保持50Ohms,ODT的設(shè)置也必須保持在50Ohms。在DDR3的設(shè)計時,單端信號的終端匹配電阻在40和60Ohms之間可選擇的被設(shè)計到ADDR/CMD/CNTRL信號線上,這已經(jīng)被證明有很多的優(yōu)點。而且,上拉到VTT的終端匹配電阻根據(jù)SI仿真的結(jié)果的走線阻抗,電阻值可能需要做出不同的選擇,通常其電阻值在30-70Ohms之間。而差分信號的阻抗匹配電阻始終在100Ohms。
DDR5發(fā)送端測試隨著信號速率的提升,SerDes技術(shù)開始在DDR5中采用,如會采用DFE均衡器改善接收誤碼率,另外DDR總線在發(fā)展過程中引入訓(xùn)練機制,不再是簡單的要求信號間的建立保持時間,在DDR4的時始使用眼圖的概念,在DDR5時代,引入抖動成分概念,從成因上區(qū)分解Rj,Dj等,對芯片或系統(tǒng)設(shè)計提供更具體的依據(jù);在抖動的參數(shù)分析上,也增加了一些新的抖動定義參數(shù),并有嚴苛的測量指標。針對這些要求,提供了完整的解決方案。UXR示波器,配合D9050DDRC發(fā)射機一致性軟件,及高阻RC探頭MX0023A,及Interposer,可以實現(xiàn)對DDR信號的精確表征。借助協(xié)議解碼軟件看DDR的會出現(xiàn)數(shù)據(jù)有那些;
對于DDR2和DDR3,時鐘信號是以差分的形式傳輸?shù)?,而在DDR2里,DQS信號是以單端或差分方式通訊取決于其工作的速率,當(dāng)以高度速率工作時則采用差分的方式。顯然,在同樣的長度下,差分線的切換時延是小于單端線的。根據(jù)時序仿真的結(jié)果,時鐘信號和DQS也許需要比相應(yīng)的ADDR/CMD/CNTRL和DATA線長一點。另外,必須確保時鐘線和DQS布在其相關(guān)的ADDR/CMD/CNTRL和DQ線的當(dāng)中。由于DQ和DM在很高的速度下傳輸,所以,需要在每一個字節(jié)里,它們要有嚴格的長度匹配,而且不能有過孔。差分信號對阻抗不連續(xù)的敏感度比較低,所以換層走線是沒多大問題的,在布線時優(yōu)先考慮布時鐘線和DQS。DDR工作原理與時序問題;眼圖測試DDR測試方案商
DDR協(xié)議檢查后生成的測試報告;眼圖測試DDR測試方案商
DDR測試
DDRDIMM內(nèi)存條測試處理內(nèi)存條測試儀重要的部分是自動處理機。處理機一般采用鍍金連接器以保證與內(nèi)存條良好的電接觸。在頻率為266MHz時,2英寸長的連接器將會造成測試信號極大衰減。為解決上述難題,一種新型處理機面市了。它采用普通手動測試儀的插槽。測試儀可以模擬手動插入,平穩(wěn)地插入待測內(nèi)存條的插槽;一旦測試完成,內(nèi)存條又可以平穩(wěn)地從插槽中拔出。
克勞德高速數(shù)字信號測試實驗室
地址:深圳市南山區(qū)南頭街道中祥路8號君翔達大廈A棟2樓H區(qū) 眼圖測試DDR測試方案商